Kullanım Kılavuzu
Neden sadece 3 sonuç görüntüleyebiliyorum?
Sadece üye olan kurumların ağından bağlandığınız da tüm sonuçları görüntüleyebilirsiniz. Üye olmayan kurumlar için kurum yetkililerinin başvurması durumunda 1 aylık ücretsiz deneme sürümü açmaktayız.
Benim olmayan çok sonuç geliyor?
Birçok kaynakça da atıflar "Soyad, İ" olarak gösterildiği için özellikle Soyad ve isminin baş harfi aynı olan akademisyenlerin atıfları zaman zaman karışabilmektedir. Bu sorun tüm dünyadaki atıf dizinlerinin sıkça karşılaştığı bir sorundur.
Sadece ilgili makaleme yapılan atıfları nasıl görebilirim?
Makalenizin ismini arattıktan sonra detaylar kısmına bastığınız anda seçtiğiniz makaleye yapılan atıfları görebilirsiniz.
 Görüntüleme 16
Yazılım Tanımlı Radyo Tabanlı FM Demodülatör Tasarımı
2016
Dergi:  
Beykent Üniversitesi Fen ve Mühendislik Bilimleri Dergisi
Yazar:  
Özet:

Bu çalışmada, yazılım tanımlı radyo tabanlı karma yapılı FM demodülatör Sahada Programlanabilir Kapı Dizileri (FPGA) üzerinde gerçeklenmiş ve test edilmiştir. Tasarımda kullanılan tüm alt modüller donanım tanımlama dili olan VHDL ile tasarlanmıştır Yazılımsal uygulamalarda önemli olan esneklik, kaynakların verimli kullanımlı ve düşük güç tüketimi konularında iyileşme hedeflenmiştir. Tasarlanan sistem Cyclone IV model FPGA üzerinde 1247 tane mantıksal birim kullanılarak tasarlanmıştır. FPGA’nın güç tüketimi 113.56 mW, veriler arası maksimum gecikme süresi ise 9.773 ns’dir. Önerilen ve tasarlanan yapı ile daha önce yapılmış ve yayınlanmış olan karma demodulatör yapılarına göre daha az kaynak kullanılmış ve toplam gecikme süresi düşürülmüştür.

Anahtar Kelimeler:

Software-defined Radio-Based FM Demodulator Design
2016
Yazar:  
Özet:

In this study, software-defined radio-based karma-made FM demodulators have been implemented and tested on the Programable Gate Series (FPGA) in the field. All submodules used in design are designed with VHDL, which is the hardware identification language Software applications are important to improve flexibility, efficient use of resources and low power consumption. The designed system is designed using 1247 logical units on the Cyclone IV model FPGA. The FPGA’s power consumption is 113.56 mW and the maximum data-intermediate delay time is 9.773 ns. With the proposed and designed structure, less resources were used than the previously built and published karma demodulators structures and the total delay time was reduced.

Anahtar Kelimeler:

Atıf Yapanlar
Bilgi: Bu yayına herhangi bir atıf yapılmamıştır.
Benzer Makaleler










Beykent Üniversitesi Fen ve Mühendislik Bilimleri Dergisi

Alan :   Fen Bilimleri ve Matematik; Mühendislik

Dergi Türü :   Ulusal

Metrikler
Makale : 136
Atıf : 230
Beykent Üniversitesi Fen ve Mühendislik Bilimleri Dergisi